Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/3076
Full metadata record
DC FieldValueLanguage
dc.contributor.authorБайрак, С. А.-
dc.date.accessioned2015-02-12T11:02:15Z
dc.date.accessioned2017-07-19T08:27:07Z-
dc.date.available2015-02-12T11:02:15Z
dc.date.available2017-07-19T08:27:07Z-
dc.date.issued2012-
dc.identifier.citationБайрак, С. А. Эффективная реализация медианного фильтра на FPGA / С. А. Байрак // Информационные технологии и системы 2012 (ИТС 2012) : материалы международной научной конференции, БГУИР, Минск, Беларусь, 24 октября 2012 г. = Information Technologies and Systems 2012 (ITS 2012) : Proceeding of The International Conference, BSUIR, Minsk, 24th October 2012 / редкол. : Л. Ю. Шилин [и др.]. – Минск : БГУИР, 2012. – C. 214–215.ru_RU
dc.identifier.isbn978-985-488-926-9-
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/3076-
dc.description.abstractВ статье представлена эффективная реализация медианного фильтра на микросхеме FPGA. Ее особенностью является использование информации, полученной при обработке пиксела на предыдущей итерации. Это позволяет сократить аппаратные затраты, а также увеличить скорость обработки. Предлагаемая архитектура протестирована на микросхемах класса Spartan 6 компании Xilinx и может работать на частотах до 100 МГц.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectматериалы конференцийru_RU
dc.subjectмедианный фильтрru_RU
dc.subjectнелинейные фильтрыru_RU
dc.subjectимпульсный шумru_RU
dc.subjectFPGAru_RU
dc.titleЭффективная реализация медианного фильтра на FPGAru_RU
dc.typeArticleru_RU
Appears in Collections:ИТС 2012

Files in This Item:
File Description SizeFormat 
Эффективная реализация.PDF317.86 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.