Skip navigation

Browsing by Subject FPGA

Jump to: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
А Б В Г Д Е Ж З И Й К Л М Н О П Р С Т У Ф Х Ц Ч Ш Щ Ъ Ы Ь Э Ю Я
 
Showing results 1 to 20 of 27  next >
Issue DateTitleAuthor(s)
2023Basic logic element of a field programmable gate arrayNovikov, P. E.; Korsak, K. V.
2023Codec for two-dimensional hamming code on FPGAChen, Y. M.
2023Codec of two dimensional hamming codesChen Yiming
2019FPGA Based Arbiter Physical Unclonable Function Implementation with Reduced Hardware OverheadIvaniuk, A. A.; Zalivaka, S. S.
2015FPSoC using Xilinx Zynq for medical image coding based on the quaternionic paraunitary filter banksPetrovsky, N.; Stankevich, A.; Petrovsky, A.
2023System design overview of hamming product codes implementation on FPGAChen, Y. M.; Ren, X. H.
2021Using GRID for Centralized Synthesis of FPGA-based Information Security SystemsEvdokimov, V.; Davydenko, A.; Hilgurt, S.
2018Анализ подходов к реализации на FPGA операций умножения в поле ГалуаЛистопад, Е. В.
2021Анализ характеристик физически неклонируемой функции типа арбитр на FPGA Artix-7Шамына, А. Ю.
2017Аппаратная реализация алгоритма шифрования DES на базе FPGAУваров, Н. С.; Шуманский, Д. И.
2022Идентификация цифровых устройств с помощью бистабильных элементов, реализованных на FPGAКайкы, М.
2016Использование шины AXI для получения видеоданныхЩербаков, А. В.
2014Конвейерный процессор алгоритма хэширования MD5 на базе FPGAГерасимович, В. Ю.; Качинский, М. В.; Станкевич, А. В.
2020Методика разработки и внедрение технической онлайн лаборатории в учебный процессСеменец, В. В.; Свид, И. В.; Зубков, О. В.; Воргуль, А. В.
2020Модуль звуковых эффектов для струнных инструментов на базе FPGAШарков, Ф. Ф.
2011Обратное проектирование FPGAЧеремисинов, Д. И.
2020Особенности разработки и внедрения образовательной компоненты технической направленностиСеменец, В. В.; Свид, И. В.; Зубков, О. В.; Воргуль, А. В.
2023Применение физической криптографии в устройствах на базе FPGAКарбовский, Д. В.
2012Разработка и оптимизация IP-компонент для реализации интерфейса EthernetСидоров, С. В.; Байрак, С. А.; Татур, М. М.
2015Реализации процессов алгоритма SHA-1 на базе FPGAЛистопад, Е. В.; Качинский, М. В.; Станкевич, А. В.