Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/41832
Full metadata record
DC FieldValueLanguage
dc.contributor.authorЛяшук, Ю. А.-
dc.contributor.authorСоколовский, Д. В.-
dc.contributor.authorКореневский, С. А.-
dc.date.accessioned2020-12-18T06:11:10Z-
dc.date.available2020-12-18T06:11:10Z-
dc.date.issued2020-
dc.identifier.citationЛяшук, Ю. А. Синтезатор частот крупного шага сетки частот / Ляшук Ю. А., Соколовский Д. В., Кореневский С. А. // Информационные радиосистемы и радиотехнологии 2020 : материалы Республиканской научно-практической конференции, Минск, 28-29 октября 2020 г. / Белорусский государственный университет информатики и радиоэлектроники ; редкол.: В. А. Богуш [и др.]. – Минск : БГУИР, 2020. – С. 82-84.ru_RU
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/41832-
dc.description.abstractВ работе проведен анализ схем построения синтезаторов частот крупного шага сетки частот (порядка 200 – 400 МГц). Актуализировано использование петлей фазовой автоподстройки частоты (ФАПЧ) с высокой частотой сравнения (порядка 400 МГц) для применения в качестве синтезатора частот крупного шага сетки со значительно малым уровнем фазового шума (порядка -110 дБн/Гц на отстройке 10 кГц при формировании сигнала 10 ГГц). Разработана схема, программное обеспечение микроконтроллера для управления синтезатором. Проведены исследования параметров синтезатора частот крупного шага сетки частот.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectматериалы конференцийru_RU
dc.subjectшаг сетки частотru_RU
dc.subjectпрограммное обеспечение микроконтроллераru_RU
dc.titleСинтезатор частот крупного шага сетки частотru_RU
dc.typeСтатьяru_RU
local.description.annotationThe paper analyzes the circuits for constructing frequency synthesizers with a large frequency grid step (about 200 - 400 MHz). The use of a phase-locked loop with a high comparison frequency (about 400 MHz) for use as a frequency synthesizer with a large grid step with a significantly low phase noise level (about -110 dBc / Hz at 10 kHz offset when forming a 10 GHz signal) has been updated. A circuit, microcontroller software for synthesizer control has been developed. Investigations of the parameters of the frequency synthesizer with a large step of the frequency grid are carried out.-
Appears in Collections:Информационные радиосистемы и радиотехнологии 2020 : Республиканская научно-практическая конференция

Files in This Item:
File Description SizeFormat 
Lyashuk_Sintezator.pdf751.47 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.