DC Field | Value | Language |
dc.contributor.author | Ляшук, Ю. А. | - |
dc.contributor.author | Соколовский, Д. В. | - |
dc.contributor.author | Кореневский, С. А. | - |
dc.date.accessioned | 2020-12-18T06:11:10Z | - |
dc.date.available | 2020-12-18T06:11:10Z | - |
dc.date.issued | 2020 | - |
dc.identifier.citation | Ляшук, Ю. А. Синтезатор частот крупного шага сетки частот / Ляшук Ю. А., Соколовский Д. В., Кореневский С. А. // Информационные радиосистемы и радиотехнологии 2020 : материалы Республиканской научно-практической конференции, Минск, 28-29 октября 2020 г. / Белорусский государственный университет информатики и радиоэлектроники ; редкол.: В. А. Богуш [и др.]. – Минск : БГУИР, 2020. – С. 82-84. | ru_RU |
dc.identifier.uri | https://libeldoc.bsuir.by/handle/123456789/41832 | - |
dc.description.abstract | В работе проведен анализ схем построения синтезаторов частот крупного шага сетки частот (порядка 200 – 400 МГц). Актуализировано использование петлей фазовой автоподстройки частоты (ФАПЧ) с высокой частотой сравнения (порядка 400 МГц) для применения в качестве синтезатора частот крупного шага сетки со значительно малым уровнем фазового шума (порядка -110 дБн/Гц на отстройке 10 кГц при формировании сигнала 10 ГГц). Разработана схема, программное обеспечение микроконтроллера для управления синтезатором. Проведены исследования параметров синтезатора частот крупного шага сетки частот. | ru_RU |
dc.language.iso | ru | ru_RU |
dc.publisher | БГУИР | ru_RU |
dc.subject | материалы конференций | ru_RU |
dc.subject | шаг сетки частот | ru_RU |
dc.subject | программное обеспечение микроконтроллера | ru_RU |
dc.title | Синтезатор частот крупного шага сетки частот | ru_RU |
dc.type | Статья | ru_RU |
local.description.annotation | The paper analyzes the circuits for constructing frequency synthesizers with a large frequency grid step (about 200 - 400 MHz). The use of a phase-locked loop with a high comparison frequency (about 400 MHz) for use as a frequency synthesizer with a large grid step with a significantly low phase noise level (about -110 dBc / Hz at 10 kHz offset when forming a 10 GHz signal) has been updated. A circuit, microcontroller software for synthesizer control has been developed. Investigations of the parameters of the frequency synthesizer with a large step of the frequency grid are carried out. | - |
Appears in Collections: | Информационные радиосистемы и радиотехнологии 2020 : Республиканская научно-практическая конференция
|