Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/4978
Full metadata record
DC FieldValueLanguage
dc.contributor.authorАваков, С. М.-
dc.date.accessioned2015-10-30T08:45:27Z
dc.date.accessioned2017-07-20T07:51:41Z-
dc.date.available2015-10-30T08:45:27Z
dc.date.available2017-07-20T07:51:41Z-
dc.date.issued2002-
dc.identifier.citationАваков, С. М. Методы автоматического контроля топологии планарных структур и их реализация в электронном машиностроении: автореф. дисс. ... кандидата технических наук : 05.27.06 / С. М. Аваков; науч. рук. В. А. Чердынцев. - Мн.: БГУИР, 2002. - 22 с.ru_RU
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/4978-
dc.description.abstractЦелью настоящей работы явилась разработка метода выбора способа автоматического контроля топологии и создание алгоритмической основы для быстрой обработки изображений планарных структур при автоматическом контроле топологии изделий электронной техники, а также практическая реализация на этой базе установки автоматического контроля оригиналов топологии СБИС.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectавторефераты диссертацийru_RU
dc.subjectмикроэлектроникаru_RU
dc.subjectпрецизионное технологическое оборудованиеru_RU
dc.subjectавтоматический контроль топологииru_RU
dc.subjectпланарные структурыru_RU
dc.subjectэлектронное машиностроениеru_RU
dc.subjectформирование контураru_RU
dc.subjectопределение связностиru_RU
dc.subjectклассификация дефектовru_RU
dc.subjectmicroelectronicsru_RU
dc.subjectprecision process equipmentru_RU
dc.subjectlayout automatic inspectionru_RU
dc.subjectplanar structuresru_RU
dc.subjectelectronic machine buildingru_RU
dc.subjectforming of profilesru_RU
dc.subjectdetermination of connectivityru_RU
dc.subjectclassification of defectsru_RU
dc.titleМетоды автоматического контроля топологии планарных структур и их реализация в электронном машиностроенииru_RU
dc.title.alternativeTechnique of automatic inspection of planar structure layouts and their realization in electronic machine buildingru_RU
dc.typeAbstract of the thesisru_RU
local.description.annotationThis work was aimed at a development of the technique selection methods for the layout automatic inspection and creation of an algorithmic basis for fast planar structure image processing during VLSI layout automatic inspection, as well as a practical realization on this basis of a VLSI masters layout automatic inspection system.-
Appears in Collections:05.27.06 Технология и оборудование для производства полупроводников, материалов и приборов электронной техники

Files in This Item:
File Description SizeFormat 
Аваков.pdf1.27 MBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.