Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/50816
Full metadata record
DC FieldValueLanguage
dc.contributor.authorИванюк, А. А.-
dc.coverage.spatialМинскru_RU
dc.date.accessioned2023-04-03T08:09:24Z-
dc.date.available2023-04-03T08:09:24Z-
dc.date.issued2023-
dc.identifier.citationИванюк, А. А. Комбинированный генератор случайных чисел на программируемых логических интегральных схемах=Combined Random Number Generator on Programmable Logic Integrated Circuits / А. А. Иванюк // Цифровая трансформация. – 2023. – Т. 29, № 1. – С. 36–47.ru_RU
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/50816-
dc.description.abstractПоказана практическая возможность реализации генераторов случайных чисел на программируемых логических интегральных схемах (англ. FPGA – field programmable gate arrays) путем комбинирования различных физически неклонируемых функций. Предложена компактная и масштабируемая схема цифрового источника случайных чисел на основе асинхронного триггера D-типа, сочетающая в себе характеристики физически неклонируемых функций как статической памяти, так и кольцевого осциллятора. В отличие от существующих генераторов случайных чисел предложенная схема может быть использована для решения задачи неклонируемой идентификации цифровых устройств. Приведены экспериментальные результаты, полученные при реализации предложенной схемы генератора на основе программируемых логических интегральных схем типа FPGA Xilinx Zynq. Описаны основные режимы функционирования, вероятностные и статистические характеристики числовых последовательностей, генерируемых предложенной схемой.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectцифровая трансформацияru_RU
dc.subjectгенератор случайных чиселru_RU
dc.subjectфизически неклонируемые функцииru_RU
dc.titleКомбинированный генератор случайных чисел на программируемых логических интегральных схемахru_RU
dc.title.alternativeCombined Random Number Generator on Programmable Logic Integrated Circuitsru_RU
dc.typeArticleru_RU
dc.identifier.DOIhttp://dx.doi.org/10.35596/1729-7648-2023-29-1-36-47-
local.description.annotationThe paper shows the practical possibility of implementing random number generators on field programmable gate arrays (FPGA) by combining various physically unclonable functions. A compact and scalable scheme of a digital random number source based on an asynchronous flip-flop of the D-type is proposed, which combines the characteristics of a static memory physically unclonable functions and a ring oscillator physically unclonable functions. Unlike existing random number generators, the proposed scheme can be used to solve the problem of unclonable identification of digital devices. The article presents experimental results obtained by the proposed generator circuit based on the FPGA Xilinx Zynq. The main modes of operation, probabilistic and statistical charac teristics of numerical sequences, generated by the proposed scheme are described.ru_RU
Appears in Collections:Том 29, № 1

Files in This Item:
File Description SizeFormat 
Ivanyuk_Kombinirovannii.pdf1.84 MBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.