DC Field | Value | Language |
dc.contributor.author | Качинский, М. В. | - |
dc.contributor.author | Станкевич, A. B. | - |
dc.contributor.author | Шемаров, А. И. | - |
dc.coverage.spatial | Минск | en_US |
dc.date.accessioned | 2024-06-25T06:25:23Z | - |
dc.date.available | 2024-06-25T06:25:23Z | - |
dc.date.issued | 2024 | - |
dc.identifier.citation | Качинский, М. В. Конвейерная реализация хэш-функции SHA-512 на базе FPGA / М. В. Качинский, A. B. Станкевич, А. И. Шемаров // Технические средства защиты информации : тезисы докладов ХXII Белорусско-российской научно-технической конференции, Минск, 12 июня 2024 г. / Белорусский государственный университет информатики и радиоэлектроники ; редкол.: Т. В. Борботько [и др.]. – Минск, 2024. – С. 40–41. | en_US |
dc.identifier.uri | https://libeldoc.bsuir.by/handle/123456789/56176 | - |
dc.description.abstract | Криптографическая хэш-функция SHA-512 предназначена для получения
хэш-значения фиксированной длины для входного сообщения произвольной длины
и используется в рамках криптографических алгоритмов и протоколов в различных
приложениях, связанных с защитой информации. В ряде таких приложениях для
обеспечения реального времени требуется высокопроизводительная аппаратная
реализация алгоритма SHA-512. В докладе рассматривается конвейерная реализация
хэш-функции SHA-512 на базе FPGA, позволяющая повысить производительность. | en_US |
dc.language.iso | ru | en_US |
dc.publisher | БГУИР | en_US |
dc.subject | материалы конференций | en_US |
dc.subject | защита информации | en_US |
dc.subject | криптографические алгоритмы | en_US |
dc.title | Конвейерная реализация хэш-функции SHA-512 на базе FPGA | en_US |
dc.type | Article | en_US |
Appears in Collections: | ТСЗИ 2024
|