Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/59573
Full metadata record
DC FieldValueLanguage
dc.contributor.authorКачинский, М. В.-
dc.contributor.authorСтанкевич, А. В.-
dc.contributor.authorШемаров, А. И.-
dc.coverage.spatialМинскen_US
dc.date.accessioned2025-04-18T08:47:55Z-
dc.date.available2025-04-18T08:47:55Z-
dc.date.issued2025-
dc.identifier.citationКачинский, М. В. Реализация на FPGA криптографических алгоритмов с большим количеством итераций = FPGA implementation of cryptographic algorithms with a large number of iterations / М. В. Качинский, А. В. Станкевич, А. И. Шемаров // Технические средства защиты информации : материалы ХXIII Международной научно-технической конференции, Минск, 08 апреля 2025 года / Белорусский государственный университет информатики и радиоэлектроники [и др.] ; редкол.: О. В. Бойправ [и др.]. – Минск, 2025. – С. 172–176.en_US
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/59573-
dc.description.abstractВ статье рассматриваются возможные архитектурные решения реализации на базе FPGA криптографических алгоритмов с большим количеством итераций однотипных вычислений, обеспечивающие высокую производительность при обработке блоков входных данных. Проведен анализ производительности. Обосновывается выбор для таких реализаций параллельно-итеративной или конвейерно-итеративной архитектуры разрабатываемых специализированных процессоров. Количество ступеней конвейера, количество параллельных подсистем предлагается выбирать, исходя из параметров криптографического алгоритма, ограничений аппаратных ресурсов конкретного кристалла FPGA, а также возможности размещения в кристалл и трассировки соединений итогового проекта полученного специализированного процессора используемыми инструментальными средствами проектирования. Даются рекомендации по выбору архитектуры.en_US
dc.language.isoruen_US
dc.publisherБГУИРen_US
dc.subjectматериалы конференцийen_US
dc.subjectзащита информацииen_US
dc.subjectкриптографические алгоритмыen_US
dc.subjectитерацияen_US
dc.subjectблоки данныхen_US
dc.subjectархитектура процессораen_US
dc.subjectступень конвейераen_US
dc.subjectFPGAen_US
dc.titleРеализация на FPGA криптографических алгоритмов с большим количеством итерацийen_US
dc.title.alternativeFPGA implementation of cryptographic algorithms with a large number of iterationsen_US
dc.typeArticleen_US
local.description.annotationThe article analyzes the usage of architectural solutions for FPGA implementations of cryptographic algorithms, with a significant number iterations of uniform calculations that provide high performance in processing of input data blocks. A performance analysis was performed. The choice of parallel-iterative or pipeline-iterative architecture for specialized processors is substantiated by the evidence. The number of pipeline stages and the number of parallel subsystems are to be chosen based on the parameters of the cryptographic algorithm and the limitations of hardware resources of a particular FPGA device, as well as the possibility of place and route of the final project of specialized processor. Recommendations are provided for the optimal selection of architectural design.en_US
Appears in Collections:ТСЗИ 2025

Files in This Item:
File Description SizeFormat 
Kachinskij_Realizaciya.pdf270.69 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.