DC Field | Value | Language |
dc.contributor.author | Xinran Zhang | - |
dc.contributor.author | Hongfei Lian | - |
dc.contributor.author | Qiuyu Liu | - |
dc.contributor.author | Hongqi Fan | - |
dc.coverage.spatial | Минск | en_US |
dc.date.accessioned | 2025-09-08T07:06:58Z | - |
dc.date.available | 2025-09-08T07:06:58Z | - |
dc.date.issued | 2025 | - |
dc.identifier.citation | FPGA acceleration module design for systematic resampling in particle filters / Xinran Zhang, Hongfei Lian, Qiuyu Liu, Hongqi Fan // Информационная безопасность : сборник материалов 61-й научной конференции аспирантов, магистрантов и студентов БГУИР, Минск, 21–25 апреля 2025 г. / Белорусский государственный университет информатики и радиоэлектроники. – Минск, 2025. – С. 123–125. | en_US |
dc.identifier.uri | https://libeldoc.bsuir.by/handle/123456789/61475 | - |
dc.description.abstract | The resampling algorithm addresses the degeneracy problem in particle filters, but its high computational load limits real-time applications. This paper proposes an FPGA-accelerated implementation ofthe systematic resampling algorithm, significantly improving the processing speed of particle filters. | en_US |
dc.language.iso | ru | en_US |
dc.publisher | БГУИР | en_US |
dc.subject | материалы конференций | en_US |
dc.subject | resampling | en_US |
dc.subject | particle filters | en_US |
dc.subject | data processing | en_US |
dc.title | FPGA acceleration module design for systematic resampling in particle filters | en_US |
Appears in Collections: | Информационная безопасность : материалы 61-й научной конференции аспирантов, магистрантов и студентов (2025)
|