Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/2107
Full metadata record
DC FieldValueLanguage
dc.contributor.authorПетровский, Н. А.-
dc.date.accessioned2014-12-10T07:08:59Z
dc.date.accessioned2017-07-19T08:51:36Z-
dc.date.available2014-12-10T07:08:59Z
dc.date.available2017-07-19T08:51:36Z-
dc.date.issued2014-
dc.identifier.citationПетровский, Н. А. Параунитерный банк фильтров без потерь c линейной ФЧХ на основе DSP48 блоков в FPGA архитектуре / Н. А. Петровский // Информационные технологии и системы 2014 (ИТС 2014) : материалы международной научной конференции, БГУИР, Минск, Беларусь, 29 октября 2014 г. – Information Technologies and Systems 2014 (ITS 2014) : Proceeding of The International Conference, BSUIR, Minsk, 29th October 2014 / редкол. : Л. Ю. Шилин [и др.]. – Минск : БГУИР, 2014. – С. 190–191.ru_RU
dc.identifier.isbn978-985-543-013-2-
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/2107-
dc.description.abstractПредлагается реализация умножителя кватернионов - базового элемента параунитарного банка фильтров с линейной ФЧХ на основе алгебры кватернионов. Умножитель реализован на лестничной схеме. Показана архитектура на основе DSP48 блоков для FPGA Spartan 6, приведены аппаратные затраты ПЛИС и А ЧХ результирующей системы.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectматериалы конференцийru_RU
dc.subjectфильтрыru_RU
dc.subjectпараунитарный банк фильтровru_RU
dc.subjectлинейная ФЧХru_RU
dc.subjectалгебра квартернионовru_RU
dc.titleПараунитерный банк фильтров без потерь c линейной ФЧХ на основе DSP48 блоков в FPGA архитектуреru_RU
dc.typeArticleru_RU
Appears in Collections:ИТС 2014

Files in This Item:
File Description SizeFormat 
Параунитерный банк фильтров без потерь.PDF770.26 kBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.