Skip navigation
Please use this identifier to cite or link to this item:
Title: Анализ подходов к реализации на FPGA операций умножения в поле Галуа
Other Titles: Analysis of possibilities of FPGA-implementation for multiplication operations in the Galois field
Authors: Листопад, Е. В.
Keywords: доклады БГУИР;умножение в поле Галуа;специализированный процессор;FPGA;multiplication in the Galois field;specialized processor
Issue Date: 2018
Publisher: БГУИР
Citation: Листопад, Е. В. Анализ подходов к реализации на FPGA операций умножения в поле Галуа / Е. В. Листопад // Доклады БГУИР. - 2018. - № 3 (113). - С. 5 - 12.
Abstract: Рассмотрены варианты аппаратных реализаций операций умножения в поле Галуа для эффективного решения задач построения специализированных процессоров на базе FPGA, отвечающих строгим требованиям по быстродействию и номинальному значению рабочей тактовой частоты. Предложены подходы к аппаратной реализации таких операций, демонстрирующие различные качественные показатели.
Alternative abstract: The variants of hardware implementations of multiplication operations in the Galois field are considered for efficient solution of the tasks of constructing specialized processors based on FPGA, meeting strict requirements for speed and nominal value of the working clock frequency. Approaches to the hardware implementation of such operations demonstrating various qualitative indicators are proposed.
Appears in Collections:№3 (113)

Files in This Item:
File Description SizeFormat 
Listopad_Analiz.pdf653.59 kBAdobe PDFView/Open
Show full item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.