Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/5187
Full metadata record
DC FieldValueLanguage
dc.contributor.authorЕфименко, С. А.-
dc.date.accessioned2015-12-09T06:58:16Z
dc.date.accessioned2017-07-20T08:38:49Z-
dc.date.available2015-12-09T06:58:16Z
dc.date.available2017-07-20T08:38:49Z-
dc.date.issued2002-
dc.identifier.citationЕфименко, С. А. Схемотехнические и конструктивно-технологические методы повышения быстродействия ТТЛШ и биполярно - комплементарных МОП-вентилей, используемых в логических сериях ИМС и интерфейсных БИС: автореф. дисс. ... кандидата технических наук : 05.27.01 / С. А. Ефименко; науч. рук. А.И. Белоус. - Мн.: БГУИР, 2002. - 22 с.ru_RU
dc.identifier.urihttps://libeldoc.bsuir.by/handle/123456789/5187-
dc.description.abstractРабота посвящена исследованию ТТЛШ и БиКМОП - логических вентилей с повышенной емкостной нагрузочной способностью, которые являются основой серий логических сериях ИМС и интерфейсных БИС. Целью работы является разработка и исследование схемотехнических, конструктивных и технологических решений, позволяющих повысить быстродействие ТТЛШ и БиКМОП - серий логических ИМС.ru_RU
dc.language.isoruru_RU
dc.publisherБГУИРru_RU
dc.subjectавторефераты диссертацийru_RU
dc.subjectбыстродействиеru_RU
dc.subjectвремя задержкиru_RU
dc.subjectТТЛШru_RU
dc.subjectБиКМОПru_RU
dc.subjectклассификацияru_RU
dc.subjectмасштабированиеru_RU
dc.subjectграничная частотаru_RU
dc.subjectдлина каналаru_RU
dc.subjectкрутизнаru_RU
dc.subjectплотность токаru_RU
dc.subjectнагрузочная способностьru_RU
dc.subjectизоляция элементовru_RU
dc.subjectвремя пролетаru_RU
dc.subjectspeedru_RU
dc.subjectdelay timeru_RU
dc.subjectSTTLru_RU
dc.subjectBiCMOSru_RU
dc.subjectclassificationru_RU
dc.subjectscalingru_RU
dc.subjectboundary frequencyru_RU
dc.subjectchannel lengthru_RU
dc.subjectsteepnessru_RU
dc.subjectdensity of the currentru_RU
dc.subjectload abilityru_RU
dc.subjectisolation of elementsru_RU
dc.subjectcharge-transfer timeru_RU
dc.titleСхемотехнические и конструктивно-технологические методы повышения быстродействия ТТЛШ и биполярно - комплементарных МОП-вентилей, используемых в логических сериях ИМС и интерфейсных БИСru_RU
dc.title.alternativeSchematics and design - technological methods of increase in speed STTL and BiCMOS logic gates, using in logic IC families and interface LSIru_RU
dc.typeAbstract of the thesisru_RU
local.description.annotationObject of the research are Schottky TTL and BiCMOS logic gates with high capacitance ability. They are elements of logic IC families and interface LSI. The purpose of this work is the development and research of circuit, design and technology decisions, which allow to increase the speed of Shottky TTL and BiCMOS logic IC families.-
Appears in Collections:05.27.01 Твердотельная электроника, радиоэлектронные компоненты, микро и наноэлектроника, приборы на квантовых эффектах

Files in This Item:
File Description SizeFormat 
Ефименко.pdf1.24 MBAdobe PDFView/Open
Show simple item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.