Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/5629
Title: Особенности реализации процессоров алгоритма криптографического хэширования sha-1 на базе fpga-кластеров
Authors: Качинский, М. В.
Листопад, Е. В.
Петровский, А. А.
Станкевич, А. В.
Keywords: алгоритм криптографического хэширования sha-1;материалы конференций;FPGA-кластер
Issue Date: 2015
Publisher: БГУИР
Citation: Качинский М. В. Особенности реализации процессоров алгоритма криптографического хэширования sha-1 на базе fpga-кластеров / М. В. Качинский, Е. В. Листопад, А. А. Петровский, А. В. Станкевич // Информационные технологии и системы 2015 (ИТС 2015): материалы международной научной конференции (БГУИР, Минск, Беларусь, 28 октября 2015). - Information Technologies and Systems 2015 (ITS 2015): Proceeding of the International Conference (BSUIR, Minsk, Belarus, 28th October 2015) / редкол. : Л. Ю. Шилин [и др.]. – Минск: БГУИР, 2015. – С. 162-163
Abstract: Приводится краткий обзор рынка современных FPGA-кластеров. Рассматриваются технические характеристики и особенности использования платформы РУПК-50 производства ООО «НИЦ СЭ и НК» (г.Таганрог, РФ). Описываются варианты аппаратных реализаций алгоритма криптографического хэширования SHA-1 на одном FPGA-кристалле. Приводится оценка производительности вычислительной системы алгоритма SHA-1, построенной на базе РУПК-50.
URI: https://libeldoc.bsuir.by/handle/123456789/5629
ISBN: 978-985-543-171-9
Appears in Collections:ИТС 2015

Files in This Item:
File Description SizeFormat 
270218.PDF647.46 kBAdobe PDFView/Open
Show full item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.