DC Field | Value | Language |
dc.contributor.author | Курников, Д. С. | - |
dc.contributor.author | Кривабоков, Д. А. | - |
dc.coverage.spatial | Ростов-на-Дону | en_US |
dc.date.accessioned | 2025-03-03T08:06:31Z | - |
dc.date.available | 2025-03-03T08:06:31Z | - |
dc.date.issued | 2024 | - |
dc.identifier.citation | Курников, Д. С. Реализация блочных алгоритмов помехоустойчивого кодирования на ПЛИС = Implementation of block algorithms for noise-tolerant coding on FPGAS / Д. С. Курников, Д. А. Кривабоков // Компьютерные и информационные технологии в науке, инженерии и управлении «КомТех-2024» : материалы Всероссийской научно-технической конференции с международным участием : в 2 т. Т. 1 / Южный федеральный университет [и др.] ; отв. ред. С. И. Клевцов. – Ростов-на-Дону ; Таганрог : Издательство Южного федерального университета, 2024. – С. 253–259. | en_US |
dc.identifier.uri | https://libeldoc.bsuir.by/handle/123456789/59258 | - |
dc.description.abstract | В данной работе ведётся исследование блочных алгоритмов помехоустойчивого
кодирования Хемминга, Рида-Соломона и BCH на базе ПЛИС Altera Cyclone
IV с архитектурой FPGA. Представлена система тестирования алгоритмов
помехоустойчивого кодирования, описаны её основные узлы и принцип работы.
Получены и проанализированы результаты синтеза и тестирования
представленных кодов коррекции ошибок. | en_US |
dc.language.iso | ru | en_US |
dc.publisher | Издательство Южного федерального университета | en_US |
dc.subject | материалы конференций | en_US |
dc.subject | помехоустойчивые коды | en_US |
dc.subject | кодирование ошибок | en_US |
dc.subject | блочные алгоритмы | en_US |
dc.subject | ПЛИС | en_US |
dc.title | Реализация блочных алгоритмов помехоустойчивого кодирования на ПЛИС | en_US |
dc.title.alternative | Implementation of block algorithms for noise-tolerant coding on FPGAS | en_US |
dc.type | Article | en_US |
local.description.annotation | This paper studies block algorithms of noise-tolerant coding of Hemming, Reed-
Solomon and BCH based on Altera Cyclone IV FPGA with FPGA architecture. The
system of testing algorithms of noise-tolerant coding is presented, its main nodes and
principle of operation are described. The results of synthesis and testing of the presented
error correction codes are obtained and analyzed. | en_US |
Appears in Collections: | Компьютерные и информационные технологии в науке, инженерии и управлении «КомТех-2024»
|