Skip navigation
Please use this identifier to cite or link to this item: https://libeldoc.bsuir.by/handle/123456789/48099
Title: Архитектура блока обработки изображений (ISP) на базе процессора M1
Other Titles: Image signal processor architecture of Apple M1 processor
Authors: Протасов, А. П.
Стаселько, И. Д.
Позняков, Т. Д.
Keywords: материалы конференций;графические процессоры;обработка изображений;процессоры сигналов изображения;microprocessor technology;microcontroller;electrostatic discharge
Issue Date: 2022
Publisher: БГУИР
Citation: Протасов, А. П. Архитектура блока обработки изображений (ISP) на базе процессора M1 = Image signal processor architecture of Apple M1 processor / Протасов А. П., Стаселько И. Д., Позняков Т. Д. // Компьютерные системы и сети : сборник статей 58-й научной конференции аспирантов, магистрантов и студентов, Минск, 18–22 апреля 2022 г. / Белорусский государственный университет информатики и радиоэлектроники. – Минск, 2022. – С. 195–197.
Abstract: Эксперементально исследована архитектура и програмное устройство графического процессора(ISP) в процессоре Apple M1 с помощью языка С и внешнего устройства обработки изображений.
Alternative abstract: We validated the approach by comparing training results from simulated raw images against raw images captured in-lab. We found that processing images with an ISP improves accuracy by an average of 7.0% for a broad set of MobileNet CNNs. Our results indicate that the ISP has a more significant impact, and our results on the larger ResNet-50 and are consistent with this trend.
URI: https://libeldoc.bsuir.by/handle/123456789/48099
Appears in Collections:Компьютерные системы и сети : материалы 58-й научной конференции аспирантов, магистрантов и студентов : сборник статей (2022)

Files in This Item:
File Description SizeFormat 
Protasov_Arkhitektura.pdf485.89 kBAdobe PDFView/Open
Show full item record Google Scholar

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.